# SchoolRISCV. Пример добавления инструкции

https://github.com/zhelnio/schoolRISCV

Stanislav Zhelnio, 2020

## Общий порядок

- анализ спецификации
- тестовая программа
- модификация тракта данных
- модификация АЛУ
- модификация устройства управления
- проверка в симуляторе
- оценка максимальной частоты
- проверка на отладочной плате

### SLLI: анализ спецификации

| 31        | 25 | 24         | 20 19 |                      | 15 14 |                       | 12 | 11                    | 7 6 |        | 0 |
|-----------|----|------------|-------|----------------------|-------|-----------------------|----|-----------------------|-----|--------|---|
| imm[11:5] |    | imm[4:0]   |       | rs1                  |       | funct3                |    | $\operatorname{rd}$   |     | opcode |   |
| 7         |    | 5          |       | 5                    |       | 3                     |    | 5                     |     | 7      |   |
| 0000000   |    | shamt[4:0] |       | $\operatorname{src}$ |       | $\operatorname{SLLI}$ |    | $\operatorname{dest}$ |     | OP-IMM |   |
| 0000000   |    | shamt[4:0] |       | $\operatorname{src}$ |       | $\operatorname{SRLI}$ |    | $\operatorname{dest}$ |     | OP-IMM |   |
| 0100000   |    | shamt[4:0] |       | $\operatorname{src}$ |       | $\operatorname{SRAI}$ |    | $\operatorname{dest}$ |     | OP-IMM |   |

Shifts by a constant are encoded as a specialization of the I-type format. The operand to be shifted is in rs1, and the shift amount is encoded in the lower 5 bits of the I-immediate field. The right shift type is encoded in bit 30. SLLI is a logical left shift (zeros are shifted into the lower bits);

### SLLI: тестовая программа

• скопировать каталог program/00\_counter с новым именем

```
cp -r program/00_counter program/03_slli
```

• откорректировать программу **main.S** 

## SLLI: Проверка тестовой программы

в каталоге program/03\_slli



### SLLI: Модификация тракта данных

Не требуется: коммутация тракта данных аналогична инструкции ADDI.



### SLLI: Модификация АЛУ

```
// sr_cpu.vh
...
`define ALU_ADD 3'b000 // A + B
...
```

## SLLI: Модификация устройства управления 1

| 31                    | 27               | 26 | 25 | $^{24}$    | 20         | 19       | 15  | 14       | 12               | 11               | 7                | 6    | 0      |        |
|-----------------------|------------------|----|----|------------|------------|----------|-----|----------|------------------|------------------|------------------|------|--------|--------|
|                       | funct7           |    |    |            | rs2        | r        | s1  | fun      | ct3              | 1                | $^{\mathrm{rd}}$ | opco | ode    | R-type |
|                       | imm[11:0]        |    |    | r          | m s1       | funct3   |     | 1        | $^{\mathrm{rd}}$ |                  | opcode           |      |        |        |
|                       | imm[11:5] rs2    |    | r  | rs1 funct3 |            | imm[4:0] |     | opco     | ode              | S-type           |                  |      |        |        |
| i                     | imm[12 10:5] rs2 |    |    | r          | rs1 funct3 |          | imm | [4:1 11] | opco             | ode              | B-type           |      |        |        |
|                       | imm[31:12]       |    |    |            |            |          |     |          |                  |                  | $^{\mathrm{rd}}$ | opco | ode    | U-type |
| imm[20 10:1 11 19:12] |                  |    |    |            |            |          |     |          |                  | $^{\mathrm{rd}}$ | opco             | ode  | J-type |        |

#### RV32I Base Instruction Set

| L       | - 1   |     |     |                  |         | 1    |
|---------|-------|-----|-----|------------------|---------|------|
| 0000000 | shamt | rs1 | 001 | $^{\mathrm{rd}}$ | 0010011 | SLLI |
|         |       |     |     |                  |         | 1    |

```
// sr_cpu.vh
`define RVOP_SLLI 7'b0010011
`define RVF3_SLLI 3'b001
`define RVF7_SLLI 7'b0000000
```

### SLLI: Модификация устройства управления 2

```
// sr cpu.v
    always @ (*) begin
         branch = 1'b0;
condZero = 1'b0;
wdSrc = 1'b0;
         casez( {cmdF7, cmdF3, cmdOp} )
              { `RVF7_SLLI, `RVF3_SLLI, `RVOP_SLLI } :
                  begin
                       regWrite = 1'b1; aluSrc = 1'b1; aluControl = `ALU_SLLI;
                  end
         endcase
    end
```

### Проверка в симуляторе

в каталоге program/03\_slli

```
make build
make modelsim
```

```
pc = 00000000 instr = 00100513 v0 = 1
                                             addi $10, $0, 0x00000001
  pc = 00000000 instr = 00100513 v0 = 1
                                             addi $10, $0, 0x00000001
   pc = 00000004 instr = 00151513  v0 = 1
                                             new/unknown
   pc = 00000008 instr = fe050ce3 v0 = 2
                                             beg $10, $0, 0xfffffff8 (-8)
7 \text{ pc} = 0000000\text{c instr} = \text{fe}000\text{ce}3 \quad \text{v0} = 2
                                             beg $0, $0, 0xfffffff8 (-8)
                                  v0 = 2
                                             new/unknown
8 pc = 00000004 instr = 00151513
   pc = 00000008 instr = fe050ce3 v0 = 4
                                             beq $10, $0, 0xfffffff8 (-8)
  pc = 0000000c instr = fe000ce3
                                  v0 = 4
                                             beq $0, $0, 0xfffffff8 (-8)
10
11
                                  v0 = 4
   pc = 00000004 instr = 00151513
                                             new/unknown
12 pc = 00000008 instr = fe050ce3 v0 = 8
                                             beg $10, $0, 0xfffffff8 (-8)
  pc = 0000000c instr = fe000ce3 v0 = 8
                                             beq $0, $0, 0xfffffff8 (-8)
14 pc = 00000004 instr = 00151513 v0 = 8
                                             new/unknown
```

### Синтез проекта

• копирование дампа памяти программ, в каталоге program/03\_slli

```
make board
```

• сборка проекта в Quartus, в каталоге board/de10\_lite

```
make create
make build
```

• просмотр отчета о сборке, в каталоге board/de10\_lite

```
make open
```

### Анализ максимальной частоты

### **Quartus -> Processing -> Compilation Report**



### Проверка на отладочной плате

• выполнить прошивку платы, в каталоге board/de10\_lite

make load

- включить тактирование
- настроить делитель частоты
- выбрать регистр результата а0 для вывода на индикаторы
- убедиться в работоспособности программы и процессора

### Готово!